

## به نام خدا



دانشگاه تهران دانشکده مهندسی برق و کامپیوتر **ESL** 

# گزارش پروژه چهارم

| امیرحسام جعفری راد | نام و نام خانوادگی |
|--------------------|--------------------|
| ۸۱۰۱۰۰۲۴۷          | شماره دانشجویی     |
|                    | تاریخ ارسال گزارش  |

|   | هرست             |  |
|---|------------------|--|
| ۲ | توضيحات          |  |
| ۴ | درستی سنجی طراحی |  |

### توضيحات

برای انجام این پروژه نیز برای سهولت کار از repository خود chisel که در پروژه قبل استفاده شده بود استفاده می کنیم دhisel-tutorial\src\main\scala\CA4 که در محل chisel-tutorial\src\main\scala\CA4 که در محل الله این بوشه اصلی پروژه در محل ALU که در محل این پوشه قرار داده شده اند بجز ALU که در محل ایجاد شده است. تمامی فایل هایی استفاده شده در مسیر داده نیز در این پوشه قرار داده شده اند بجز import solutions.ALU که در محل پروژه قبلی بود و برای استفاده از آن، آن را در هرجا که نیاز بود با دستور روبهرو import می کنیم:

پس از نوشتن ماژول های مورد نیاز بصورت جداگانه، مسیرداده را با اینتستنس گرفتن از ماژول ها ایجاد میکنیم. برای اینکار ابتدا سیگنال های ورودی خروجی را متصل کرده و سپس بقیه مراحل را انجام میدهیم:

```
class DatapathIO extends Bundle {
  val sel_RegW = Input(Bool())
  val mem_WE = Input(Bool())
  val SrcBSel = Input(UInt(2.W))
  val AReg_out = Output(UInt(16.W))
  val sel_PC = Input(Bool())
  val RegWe = Input(Bool())
  val sel_PCAddr = Input(Bool())
  val AReg_en = Input(Bool())
  val ALUOp= Input(UInt(3.W))
  val Rom_inst_out = Output(UInt(8.W))
}
```

سپس ماژول کنترلر را با توجه به جدول داده شده در صورت سوال به کمک دستور switch/case مطابق چیزی که در پروژه سوم و ALU استفاده شده طراحی می کنیم:

```
package CA4
import chisel3._
import chisel3.util._
class Controller extends Module {
 val io = IO(Flipped(new DatapathIO))
 io.sel PC := true.B
 io.sel_RegW := true.B
  io.sel PCAddr := true.B
  io.SrcBSel := true.B
  io.mem_WE := false.B
  io.AReg_en := false.B
  io.ALUOp := 0.U
  io.RegWe := false.B
  val inst = io.Rom inst out
  val opcode = inst(7, 2)
  val imm = inst(0)
  switch(inst) {
    is("b00001000".U) { // Add
       io.ALUOp := Mux(imm === 0.U, 1.U, 1.U)
       io.SrcBSel := Mux(imm === 0.U, 2.U, 1.U)
    is("b00001001".U) { // Addi
      io.ALUOp := Mux(imm === 0.U, 1.U, 1.U)
       io.SrcBSel := Mux(imm === 0.U, 1.U, 0.U) // Adjust SrcBSel for Addi
    is("b00001100".U) { // Sub
io.ALUOp := Mux(imm === 0.U, 2.U, 2.U)
io.SrcBSel := Mux(imm === 0.U, 2.U, 1.U)
```

در نهایت ماژول های مسیرداده و کنترلر را در top module که LoresProcessor16.scala نام دارد اینتنس میگیریم:

```
import chisel3._
import chisel3.util._
import chisel3.iotesters.{PeekPokeTester, Drive

class LerosProcessor16 extends Module
{
  val io = IO(new Bundle {})
  val datapath = Module(new Datapath)
  val controller = Module(new Controller)

controller.io <> datapath.io
}
```

برای تست کردن این پردازنده مطابق خواسته صورت پروژه  $\alpha$  عدد را در مموری گذاشته و در نهایت آن ها را به کمک instruction های مورد نیاز درون رجیسترفایل های  $\alpha$  تا  $\alpha$  ریخته و در رجیسترفایل با ایندکس  $\alpha$  مجموع آن  $\alpha$  عدد را محاسبه می کنیم. اعداد استفاده شده در این تست به شرح ذیل است:

```
val defaultValues = VecInit(Seq(5.U, 7.U, 3.U, 42.U, 15.U))

val defaultValues = VecInit(Seq(1.U, 2.U, 3.U, 4.U, 5.U))

1, 2, 3, 4, 5 (عالت دوم)
```

همچنین instruction های مورد نیاز برای این عمل به شرح ذیل میباشد:

```
rom(0) := "b00100000 000000000".U
rom(1) := "b01010000 0000000".U
rom(2) := "b01100000 000000000".U
rom(3) := "b00110000 000000000".U
rom(4) := "b01100000 00000001".U
rom(5) := "b00110000 00000001".U
rom(6) := "b01100000_00000010".U
rom(7) := "b00110000 00000010".U
rom(8) := "b01100000 00000011".U
rom(9) := "b00110000 00000011".U
rom(10) := "b01100000_00000100".U
rom(11) := "b00110000 00000100".U
rom(12) := "b00100000 000000000".U
rom(13) := "b00001000 00000001".U
rom(14) := "b00001000 00000010".U
rom(15) := "b00001000 00000011".U
rom(16) := "b00001000 00000100".U
rom(17) := "b00001000 00000101".U
rom(18) := "b00110000 00000101".U
```

همانطور که مشاهده می شود این کار توسط ۱۹ دستور در این پردازنده قابل انجام می باشد.

در حالت اول انتظار میرود خروجی در رجیستر با اندیس ۵ قرار بگیرد و مقدارش برابر با 0 + 7 + 7 + 7 + 10 که برابر با 0 + 7 + 7 + 10 که برابر با 0 + 7 + 7 + 10 که برابر با 0 + 7 + 10 که برابر با 0 + 7 + 10 که برابر با اندیس ۵ کا است دیده شود. جهت دیده شدن خروجی قطعه کدی در رجیسترفایل نوشته شده که تنها اگر مقدار رجیستر با اندیس ۵ مخالف صفر بود (یعنی مقداری را گرفته بود)، تمامی مقادیر ۶ رجیستر نمایش داده شود (۵ رجیستر حاوی اعداد و رجیستر آخر حاوی حاصل جمع اعداد).

```
// Testing
when (registerFile(5) =/= 0.U) {
   for (i <- 0 until numRegisters) {
      printf(p"Regfile($i): ${registerFile(i.U)}\n")
   }
printf(p"\n")
}</pre>
```

برای اجرا کردن این پروژه تنها نیاز است دستور sbt run را در محل پروژه (chisel-tutorial) اجرا کنیم.

### درستی سنجی طراحی

#### نتيجه تست حالت اول:

```
PS D:\UT\Semester 6\ESL\CAs\CA4\chisel-tutorial> sbt run
[info] Loading project definition from D:\UT\Semester 6\ESL\CAs\CA4\chisel-tutorial\project
[info] Loading settings for project chisel-tutorial from build.sbt ...
[info] Set current project to chisel-tutorial from build.sbt ...
[info] Compiling 1 Scala source to D:\UT\Semester 6\ESL\CAs\CA4\chisel-tutorial\footnote{1}
[info] running CA4.LerosProcessor16
[info] posed Elaborating design ...
[info] [0.300] Elaborating design ...
[info] [0.110] Done elaborating.
Computed transform order in: 138.5 ms
Total FIRRIL Compile Time: 559.7 ms
End of dependency graph
Circuit state created
[info] posed posed project compile from the project pr
```

علت اینکه بخش قرمز رنگ نمایش داده شده است این است که در لحظه اول تمامی رجیستر ها به دلیل عدم initialization مقداری غیرصفر بصورت رندوم دارند و چون مقدار ریجستر با اندیس۵ مخالف صفر است مقادیر تمام ریجستر ها نمایش داده شده است. بخش آبی رنگ بخش درست و نتیجه اصلی میباشد که مطابق انتظار، رجیسترها مقادیر یه آرایه ۵ تایی را به ترتیب گرفته و در خانه آخر مجموع آن ها نوشته شده است که برابر با ۷۲ میباشد.

#### نتيجه تست حالت دوم:

```
PS D:\UT\Semester 6\ESL\CAs\CA4\chisel-tutorial> sbt run
[info] Loading project definition from D:\UT\Semester 6\ESL\CAs\CA4\chisel-tutorial\project
[info] Loading settings for project chisel-tutorial from build.sbt ...
[info] Set current project to chisel-tutorial (in build file:/D:/UT/Semester%206/ESL/CAs/CA4/chisel-tutorial/)
[info] Compiling 1 Scala source to D:\UT\Semester 6\ESL\CAs\CA4\chisel-tutorial\target\scala-2.12\classes ...
[info] running CA4.LerosProcessor16
[info] [0.000] Elaborating design...
[info] [0.141] Done elaborating.

Computed transform order in: 171.1 ms
Total FIRRIL Compile Time: 619.4 ms
End of dependency graph
Circuit state created
[info] [0.000] SEED 1718558145856
Regfile(0): 8413
Regfile(1): 11536
Regfile(2): 42306
Regfile(2): 42306
Regfile(4): 61306
Regfile(5): 7849

Regfile(6): 1
     Regfile(0): 1
Regfile(1): 2
Regfile(2): 3
Regfile(3): 4
Regfile(4): 5
Regfile(5): 15
    test LerosProcessor16 Success: 0 tests passed in 26 cycles taking 0.077148 seconds
[info] [0.050] RAN 21 CYCLES PASSED
[success] Total time: 5 s, completed Jun 16, 2024 8:45:48 PM
```

در این حالت نیز انتظار میرفت که خروجی برابر با ۱ + ۲ + ۳ + ۴ + ۵ یا برابر با ۱۵ باشد که مطابق شکل این مقدار در رجیستر آخر ذخیره شده است.